2020秋福师《计算机组成原理》在线作业一(标准答案)

可做奥鹏全部院校在线离线作业毕业论文QQ:3230981406 微信:aopopenfd777

发布时间:2020/10/1 22:03:56来源:admin浏览: 70 次

可做奥鹏院校所有作业,毕业论文,咨询请添加QQ:3230981406      微信:aopopenfd777




[福建师范大学]福师《计算机组成原理》在线作业一
试卷总分:100    得分:100
第1题,堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元。如果进栈操作的动作顺序是(A)→MSP,(SP)-1→SP。那么出栈操作的动作顺序应为____________。
A、(MSP)→A,(SP)+1→SP
B、(SP)+1→SP,(MSP)→A
C、(SP-1)→SP,(MSP)→A
D、(MSP)→A, (SP)-1→SP
正确答案:


第2题,计算机系统中的存储器系统是指____________。
A、RAM存贮器
B、ROM存贮器
C、主存贮器
D、cache、主存贮器和外存贮器
正确答案:


第3题,在CPU中,跟踪后继指令地指的寄存器是______。
A、指令寄存器
B、程序计数器
C、地址寄存器
D、状态条件寄存器
正确答案:


第4题,(2000)10化成十六进制数是______。
A、(7CD)16
B、(7D0)16
C、(7E0)16
D、(7F0)16
正确答案:


答案来源:(www.),当采用______对设备进行编址情况下,不需要专门的I/O指令组。
A、统一编址法
B、单独编址法
C、两者都是
D、两者都不是
正确答案:


第6题,DMA方式的接口电路中有程序中断部件,其作用是______。
A、实现数据传送;
B、向CPU提出总线使用权;
C、向CPU提出传输结束;
D、发中断请求。
正确答案:


第7题,冯・诺伊曼机工作方式的基本特点是____________。
A、多指令流单数据流;
B、按地址访问并顺序执行指令;
C、堆栈操作;
D、存储器按内容选择地址。
正确答案:


第8题,在下述指令中,I为间接寻址,______指令包含的CPU周期数最多。
A、CLA
B、ADD 30
C、STA I 31
D、JMP 21
正确答案:


第9题,DMA接口____________。
A、可以用于主存与主存之间的数据交换;
B、内有中断机制;
C、内有中断机制,可以处理异常情况;
D、内无中断机制。
正确答案:


答案来源:(www.),某计算机的字长16位,它的存储容量是64KB,若按字编址,那么它的寻址范围是
______。
A、64K
B、32K
C、64KB
D、32KB
正确答案:


第11题,CPU响应中断的时间是____________。
A、中断源提出请求;
B、取指周期结束;
C、执行周期结束;
D、间址周期结束。
正确答案:


答案来源:(www.),三种集中式总线控制中,______方式对电路故障最敏感。
A、链式查询
B、计数器定时查询
C、独立请求
D、以上均不对
正确答案:


第13题,下列数中最小的数为______。
A、(101001)2
B、(52)8
C、(2B)16
D、(44)10
正确答案:


第14题,某存储器芯片的存储容量为8K×12位,则它的地址线为____。
A、11
B、12
C、13
D、14
正确答案:


答案来源:(www.),下面叙述中,______是正确的。
A、总线一定要和接口相连
B、接口一定要和总线相连
C、通道可以替代接口
D、总线始终由CPU控制和管理
正确答案:


第16题,计算机中表示地址时,采用________________________ 。
A、原码;
B、补码;
C、反码;
D、无符号数。
正确答案:


第17题,存储器是计算机系统中的记忆设备,它主要用来____________。
A、存放数据
B、存放程序
C、存放数据和程序
D、存放微程序
正确答案:


第18题,下述说法中______是正确的。
A、半导体RAM信息可读可写,且断电后仍能保持记忆;
B、半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;
C、半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。
D、两者所存信息都是不易失的。
正确答案:


第19题,某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。该中断处理需要X秒。另一方面,缓冲区内每存储 N个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每秒______次中断请求。
A、N / (NX + Y)
B、N / (X + Y)N
C、.min[1 / X ,1 / Y]
D、mx[1 / X ,1 / Y]
正确答案:


答案来源:(www.),计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用____________控制方式。
A、延长机器周期内节拍数的;
B、异步;
C、中央与局部控制相结合的;
D、同步;
正确答案:


第21题,在一地址格式的指令中,下列( )是错误的。
A、仅有一个操作数,其地址由指令的地址码提供
B、可能有一个操作数,也可能有两个操作数
C、一定有两个操作数,另一个是隐含的
D、以上均不正确
正确答案:,C


第22题,主机与设备传送数据时,采用______,主机与设备是非串行工作的。
A、程序查询方式;
B、中断方式;
C、DMA方式;
D、通道。
正确答案:,C,D


第23题,若采用硬件向量法形成中断服务程序的入口地址,则CPU在中断周期需完成______。
A、保护程序断点
B、硬件关中断
C、向量地址送至 PC
D、PC+1
正确答案:,B,C


第24题,主机与设备传送数据时,采用____________,主机与设备是非串行工作的。
A、程序查询方式;
B、中断方式;
C、DMA方式;
D、通道。
正确答案:,C,D


答案来源:(www.),水平型微指令的特点不包括______。
A、一次可以完成多个操作;
B、微指令的操作控制字段不进行编码;
C、微指令的格式简短;
D、微指令的格式较长。
正确答案:,C,D


第26题,下列叙述中______是不正确的。
A、控制器产生的所有控制信号称为微指令;
B、微程序控制器比硬连线控制器更加灵活;
C、微处理器的程序称为微程序;
D、指令就是微指令。
正确答案:,C,D


第27题,下列叙述中____是不正确的。
A、主存可由RAM和ROM组成;
B、主存只能由ROM组成;
C、主存只能由RAM组成;
D、主存只能由SRAM组成。
正确答案:,C,D


第28题,下列叙述中____________是不正确的。
A、控制器产生的所有控制信号称为微指令;
B、微程序控制器比硬连线控制器更加灵活;
C、微处理器的程序称为微程序;
D、指令就是微指令。
正确答案:,C,D


第29题,在组合逻辑控制器中,微操作控制信号由
____决定
A、指令操作码
B、时序
C、状态条件
D、地址
正确答案:,B,C


答案来源:(www.),下述____种情况不会提出中断请求。
A、产生存储周期"窃取";
B、在键盘输入过程中,每按一次键;
C、两数相加结果为零;
D、结果溢出。
正确答案:,C,D


第31题,操作系统只能有软件来实现。
A、错误
B、正确
正确答案:


第32题,在二地址指令中,运算结果通常存放在其中一个地址码所提供的地址中。
A、错误
B、正确
正确答案:


第33题,可编程的只读存储器不一定是可改写的。
A、错误
B、正确
正确答案:


第34题,集中刷新方式有死区,异步刷新方式没有死区。
A、错误
B、正确
正确答案:


第35题,取指周期从内存中读出的信息流是数据流,在执行周期中从内存中读出的信息流是指令流。
A、错误
B、正确
正确答案:


第36题,在磁盘存储器中,查找时间是使磁头移动到要找的柱面上所需的时间。
A、错误
B、正确
正确答案:


第37题,模拟计算机的特点是数值有连续量表示,运算过程也是连续的。
A、错误
B、正确
正确答案:


第38题,垂直型微指令设计方式的单条微指令长度最短。
A、错误
B、正确
正确答案:


第39题,当定点运算发生溢出时,应向左规格化。
A、错误
B、正确
正确答案:


第40题,控制器可区分存储单元中存放的是指令还是数据。
A、错误
B、正确
正确答案:


第41题,存储器所有存储单元的总数称为存储器的存储容量。
A、错误
B、正确
正确答案:


第42题,任何两个数相减都不会产生溢出。
A、错误
B、正确
正确答案:


第43题,由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由执行周期来确定。
A、错误
B、正确
正确答案:


第44题,在计算机的多级层次结构中,只有微程序级是实际机器。
A、错误
B、正确
正确答案:


第45题,零地址运算指令在指令格式中不给出操作数地址,它的操作数来自栈顶和次栈顶。
A、错误
B、正确
正确答案:


第46题,在控制器的控制信号中,相容的信号是可以相互替代的信号。
A、错误
B、正确
正确答案:


第47题,采用补码两位乘比补码一位乘的运算结果更加精确。
A、错误
B、正确
正确答案:


第48题,计算机操作的最小单位时间是时钟周期。
A、错误
B、正确
正确答案:


第49题,程序中断方式和DMA方式中都有中断请求,但目的不同。
A、错误
B、正确
正确答案:


答案来源:(www.),在程序的执行过程中,Cache与主存的地址映象是由程序员和操作系统共同协调完成的
A、错误
B、正确
正确答案:














  • 上一篇:
  • 下一篇:
  • 作业咨询 论文咨询
    微信客服扫一扫

    回到顶部